新浪科技讯北京时间12月13日早间消息,目标据报道,不止布赶日前,英特美国电脑芯片巨头英特尔旗下的超星“组件研究集团”对外公布了多项新技术,据称可以在未来十年帮助英特尔芯片不断缩小尺寸、台积提升性能,电战堆叠其中的晶体一些技术准备将不同芯片进行堆叠处理。
在美国旧金山举办的目标一次国际半导体会议上,该团队通过多篇论文公布了上述新技术。不止布赶
过去几年,英特在制造更小、超星更快速的台积芯片方面(所谓“X纳米芯片”),英特尔输给了中国台湾的电战堆叠台积电和韩国三星电子两大对手;如今,英特尔正在千方百计重新赢得芯片制造领域的晶体领导者地位。
此前,目标帕特·基辛格(PatGelsinger)担任英特尔信任首席执行官之后,推出一系列在2025年重新赢得优势地位的商业发展规划。而这一次该公司技术团队推出了一系列“技术性武器”,帮助英特尔在2025年后一直保持技术优势。
据报道,传统的芯片制造都是在二维方向上,在特定面积内整合更多晶体管。英特尔技术团队提出了一个新的技术突破方向,那就是在三维方向上堆叠“小芯片”(或“芯片瓦”),从而在单位体积内整合更强大的晶体管和计算能力。该公司展示的技术显示,可以在相互叠加的小芯片上实现十倍于传统数量的通信连接管道,这也意味着未来小芯片一个叠加在另外一个“身上”的空间很广阔。
半导体上最重要、最基本的组件是晶体管,它们相当于一个开关,代表数字逻辑体系的“1”或“0”状态。英特尔在这次大会上公布的一项可能是最重要的研究成果,正好展示了一种相互堆叠晶体管的新技术。
英特尔技术团队表示,通过晶体管堆叠技术,可以使得在单位尺寸内整合的晶体管数量增长三成到五成。单位面积的晶体管数量越多,半导体的性能也就越强大,这正是全球半导体行业在过去50多年时间里不断发展的最重要原因和规律。
在接受新闻界采访时,英特尔“组件研究集团”总监兼高级工程师保罗·费舍尔(PaulFischer)表示,通过把半导体零组件一个堆叠在另外一个身上,英特尔技术团队可节省芯片空间,“我们正减少芯片内部连接通道的长度,从而节省能耗,这样不仅提高芯片成本效益,更能增强芯片性能。”
冬季儿童呼吸道疾病多发 这些问题要注意【健康】风尚中国网
陕西咸阳:“四键齐发”筑牢市场监管“防护网”
工信部明确《2016年建材工业要点工作》,行业资讯
2021年环境监测行业发展展望
8+256G大年夜内存支撑单5G!乐视S1足机降至上市以去最低
打击整治养老诈骗专项行动
浙江举办首届食品检验检测技能竞赛
生态环境部通报2020年12月和1
钢化炉在加工玻璃时出现炸炉怎么办,企业新闻
韩国发布中国产西兰花进口检查指示
广东部署落实节日期间疫情防控和安全监管工作
幼儿育儿小知识大全,教你如何科学育儿
戈壁之天刮起"荷兰旋风" DJ 兼建制人 Martin Garrix 助力 F1 Heineken Silver 推斯维减斯大年夜奖赛好谦闭幕
典型生态拦截措施水质净化效果研究(三)
天津蓟州:“五措施”严把特种设备安装环节安全关